Отправляет email-рассылки с помощью сервиса Sendsay
  Все выпуски  

Сбор компьютера своими руками для начинающих. Выбор памяти


Информационный Канал Subscribe.Ru


Сбор компьютера своими руками.

Часть 8.

(Выбор памяти.)


Содержание.

  • Немного теории.
  • Обзор оперативной памяти.
  • Однако, выводы.
  • О теме следующей статьи и полезные ссылки.
  • Память SDRAM РС100/133

    Сегодня на рынке представлено очень много типов памяти, кроме того, существуют различные варианты одного и того же типа памяти. Разобраться во всем этом многообразии неискушенному пользователю бывает очень трудно, поэтому для начала немного( как всегда) теории. С целью упрощения память можно представлять себе как некий массив КМОП-транзисторов, организованных в виде матрицы строк и столбцов. Запоминающим элементом является емкость затвора (элементарный конденсатор), а КМОП-транзистор выполняет также функции электронного ключа. Каждый конденсатор способен хранить информационный бит данных. Например, наличие заряда на конденсаторе можно отождествлять с логической единицей, а его отсутствие - с логическим нулем. Таким образом, конденсатор можно рассматривать как элементарную ячейку хранения данных. Схема памяти на основе конденсаторов обладает одним недостатком: заряд конденсатора не может сохраняться бесконечно долго. По законам физики неизбежно происходит самопроизвольный разряд конденсаторов, вследствие чего память на основе массива конденсаторов требует периодического подзаряда конденсаторов или регенерации. Именно поэтому такая память называется динамической. Для регенерации зарядов конденсаторов используется схема циклического обращения к ячейкам памяти, поскольку каждое такое обращение восстанавливает прежний заряд конденсатора. Регенерация в микросхеме происходит одновременно по всей строке матрицы при обращении к любой из ее ячеек - достаточно циклически перебрать все строки. Для того чтобы получить доступ к той или иной ячейке памяти (например, для записи или считывания данных), необходимо указать ее адрес. Поскольку ячейки памяти образуют матрицу, то для задания адреса ячейки нужно указать номер столбца (адрес столбца) и номер строки (адрес строки). Считывание адреса строки происходит, когда на входы матрицы памяти подается специальный стробирующий импульс RAS (Row Address Strobe), a считывание адреса столбца - при подаче стробирующего импульса CAS (Column Address Strobe). Импульсы RAS и CAS подаются последовательно друг за другом, причем импульс CAS всегда подается после импульса RAS, то есть сначала происходит выбор строки, а затем выбор столбца. Адрес строки и столбца передается по специальной мультиплексированной шине адреса МА (Multiplexed Address). Рассмотренная организация памяти позволяет получить доступ к любой ячейке памяти, из-за чего ее называют динамической памятью с произвольным доступом (Dynamic Random Access Memory, DRAM). Динамическую память можно разделить на асинхронную и синхронную. Первоначально использовалась асинхронная память, однако в настоящее время она потеряла свою актуальность, поэтому рассматривать мы ее не будем. В синхронной памяти обеспечивается синхронизация всех входных и выходных сигналов с тактами системного генератора. Однако управление памятью усложняется, так как приходится вводить дополнительные регистры-защелки, в которых хранятся адреса, данные и управляющие сигналы. Все типы современной памяти (SDR, DDR и DDR-11) являются именно синхронной динамической памятью, причем основной принцип организации памяти остается неизменным. В синхронной памяти заложена идеология страничного доступа с пакетной обработкой данных. Суть страничного доступа заключается в том, что после выбора одной строки матрицы памяти допускается многократная установка адреса столбца. Страницей в данном случае называется сама строка матрицы. Такой подход позволяет выбирать последовательные данные в пределах одной строки без изменения ее адреса (блочная адресация), то есть с одним и тем же стробирующим импульсом RAS. Это позволяет ускорить блочные передачи, но только в случае, когда весь блок данных или его часть находится внутри одной строки матрицы. Суть пакетного доступа состоит в том, что после выбора строки и задания адреса столбца происходит считывание данных не только выбранной ячейки, но и нескольких соседних ячеек, то есть считывание пакета данных. Для этого в микросхеме SDRAM-памяти имеется счетчик для наращивания адресов столбцов ячеек памяти с целью обеспечения быстрого доступа к ним. Длина пакета (Burst Length, BL) может варьироваться и достигать длины всей страницы. Как уже говорилось, в синхронной памяти между подачей стробирующих импульсов CAS и RAS, то есть между моментами считывания адреса строки и адреса столбца в пределах выбранной строки имеется определенная задержка, измеряемая в периодах синхроимпульсов. Эта задержка называется RAS to CAS Delay и для синхронной памяти варьируется от 2 до 3 тактов. Аналогичным образом после подачи сигнала CAS и до появления первогоэлемента данных на шине проходит определенный временной промежуток, измеряемый в тактах и именуемый CAS Latency. Каждый последующий элемент данных появляется на шине данных в очередном такте. Для SDRAM-памяти эта задержка может составлять 2 или 3 такта. CAS Latency (CL) является одной из основных характеристик и указывается на модулях памяти. Например, на модуле может быть указано CL=2, что означает задержку в 2 такта. Завершение цикла обращения к банку памяти осуществляется посредством команды деактивации, которая подается за 1 или за 2 такта перед выдачей последнего элемента данных. Время деактивации RAS Precharge также измеряется в тактах и может быть равно 2 или 3 тактам. Описанные времена RAS to CAS Delay (Trcd), CAS Latency (Tel) и RAS Precharge (Trp) определяют тайминг памяти, записываемый в виде последовательности Tcl-Trcd-Trp. Кроме организации страничного доступа с пакетной обработкой данных, в SDRAM-памяти используется деление всей памяти на четыре независимых банка (BankO, Bank1, Bank2, Bank3), что позволяет совмещать выборку данных из одного банка с установкой адреса в другом банке, то есть одновременно могут быть открытыми несколько страниц. Доступ к этим страницам чередуется (Bank Interleaving), что приводит к устранению задержек и обеспечивает создание непрерывного потока данных. Память принято характеризовать различными параметрами, важнейшим из которых является пропускная способность, определяющая максимальное количество байтов, передаваемых по шине данных за одну секунду. Чтобы определить пропускную способность памяти, частоту шины памяти (то есть частоту, с которой может происходить считывание данных) нужно умножить на количество байтов, передаваемых за один такт. Память SDRAM имеет 64-битную (8-байтную) шину данных, поэтому пропускная способность SDRAM-памяти определяется по формуле: Пропускная способность (Мбайт/с) = Частота шины памяти (МГц) х 8 байт. К примеру, для памяти SDRAM РС100 с тактовой частотой 100 МГц пропускная способность составляет 800 Мбит/с, а для памяти SDRAM РС133 с тактовой частотой 133 МГц - 1066 Мбит/с. Относительно пропускной способности памяти отметим, что здесь имеется в виду только режим страничного пакетного доступа, то есть когда данные считываются на каждом такте. Если же речь идет о произвольной выборке данных, расположенных в разных строках, то необходимо учитывать, что для доступа к каждому такому элементу данных требуется несколько подготовительных циклов, количество которых определяется суммой RAS to CAS Delay и CAS Latency.

    Память DDR

    Несмотря на широкую популярность памяти SDRAM РС100/133, на смену ей пришел новый тип синхронной динамической памяти - DDR SDRAM. По сравнению с обычной SDRAM-памя-тью эта память обеспечивает вдвое большую пропускную способность при тех же тактовых частотах ядра памяти. Именно поэтому эта память и получила название Double Data Rate (DDR), то есть память с удвоенной скоростью передачи. Каким же образом достигается двойное увеличение скорости передачи данных и почему для этого пришлось использовать новый стандарт? Не достаточно ли было просто увеличить тактовую частоту в два раза? Действительно, увеличение тактовой частоты в два раза ведет к двойному увеличению скорости передачи данных, однако повышение частоты работы ядра памяти связано с определенными трудностями. Вспомним, что элементарной ячейкой динамической памяти является конденсатор - устройство, инерционное по своей природе. Для того чтобы произвести считывание информации с конденсатора, необходимо его разрядить, для чего требуется определенное время, пропорциональное емкости конденсатора, - сделать это мгновенно невозможно. Следовательно, нельзя повышать частоту ядра памяти до бесконечности. Кроме того. динамическая память требует периодической регенерации, чтобы восстанавливать заряды конденсаторов, а для зарядки конденсаторов тоже необходим определенный временной интервал. В результате повышение частоты ядра памяти сопряжено с непреодолимыми трудностями. Конечно, применение более миниатюрных конденсаторов повышает их быстродействие, однако для этого нужно использовать иную проектную норму при производстве чипов памяти. К тому же переход на новый технологический процесс производства не может кардинально увеличить скорость работы памяти. Поэтому тактовые частоты ядра в DDR-памяти остались прежними, то есть 100 и 133 МГц. Потом, правда, добавились частоты 166 и 200 МГц. Итак, если частоту ядра нельзя безболезненно повысить в два раза, то как же можно вдвое увеличить скорость? В DDR-памяти на удвоенной частоте работают буферы ввода-вывода (I/O buffer). Увеличить частоту работы таких буферов значительно проще, чем частоту ядра памяти. Предположим, что каждая команда чтения приводит к передаче за один такт ядра памяти двух бит в буфер ввода-вывода. Далее в режиме мультиплексирования по времени эти биты передаются на шину данных, но уже с удвоенной частотой, то есть за каждый такт ядра памяти передается по два бита. Фактически передача по шине данных происходит по положительному и отрицательному фронтам тактирующих импульсов, что в итоге и приводит к удвоенной скорости передачи. Для осуществления такого способа передачи необходимо, чтобы каждая команда чтения приводила к выбору двух битов из массива памяти. Первый бит выбирается по положительному фронту тактирующего импульса, а второй - по отрицательному. Такой способ передачи получил название prefetch of 2 (предвыбор-ка 2). Для того чтобы можно было реализовать передачу двух бит за один такт, используют две разделенные линии передачи данных от первичных усилителей к буферам ввода-вывода. После этого биты данных мультиплексируются по времени и передаются на удвоенной частоте на шину данных, причем именно в том порядке, в котором они поступили в буфер ввода-вывода.Еще раз подчеркнем, что в DDR-па-мяти удвоение скорости касается только данных, а команды тактируются так же, как и прежде (то есть как в обычной SDRAM-памяти) - по положительному фронту тактового импульса. DDR-память, работающую на частоте 100 МГц, иногда обозначают как DDR200, подразумевая при этом, что частота шины данных памяти составляет 200 МГц. Аналогично при работе ядра памяти на частоте 133 МГц используют обозначение DDR266, при частоте 166 МГц - DDR333, а при частоте 200 МГц - DDR400. Нетрудно рассчитать и пропускную способность DDR-памяти. Учитывая, что ширина шины данных составляет 8 байт, для памяти DDR200 получим 1,6 Гбайт/с, для DDR266 - 2,1 Гбайт/с, для DDR333 - 2.7 Гбайт/с, а для DDR400- 3,2 Гбайт/с. Хотя обозначения типа DDR200, DDR266, DDR333 и DDR400 кажутся вполне логичными и понятными, официально принято другое обозначение этой памяти. В названии используется не "эффективная" частота, а пиковая пропускная способность в мегабайтах в секунду (Мбайт/с), то есть память DDR200 обозначается как DDR РС1600, DDR266 - как DDR PC2100, DDR333 - как РС2700, а DDR400 - как РС3200. В соответствии со спецификацией DDR-память имеет структуру из четырех независимых банков (как и в памяти SDRAM PC100/133), что позволяет совмещать выборку данных из одного банка с установкой адреса в другом банке, то есть можно одновременно иметь несколько открытых страниц. Кроме того, в DDR-памяти предусматривается пакетный доступ к данным, а длина пакета может составлять 2, 4 и 8 элементов. В DDR-памяти данные могут передаваться два раза за такт, поэтому латен-тность CAS может оказаться не целой величиной, а кратной 0,5 такта. К примеру, на модуле памяти может использоваться обозначение CL=2,5, то есть CAS Latency составляет 2,5 такта системной частоты. Вообще же, в соответствии со спецификацией на DDR-память предусматривается латентность CAS равная 2 и 2,5. Латентности 1,5 и 3 являются опциональными. С учетом высокой частоты шины памяти для повышения точности синхронизации сигналов в DDR-памяти предпринят ряд мер. Так, сигналы синхронизации (прямой и инверсный) задаются в дифференциальной форме, что позволяет снизить влияние смещения уровней на точность синхронизации. Кроме того, для синхронизации данных используется специальный двунаправленный стробирующий сигнал DQS, который генерируется источником данных: при операциях чтения - чипом памяти, а при операциях записи - контроллером памяти. Из перечисленных типов памяти в настоящий момент наиболее распространенной является память DDR333, для которой тактовая частота системной шины составляет 166МГц. Даже если чипсет на материнской плате и не поддерживает такую память, а поддерживает память DDR200/266. то лучше воспользоваться памятью DDR333. Во-первых, эта память будет работать и на более низких частотах, то есть в режиме DDR200 или DDR266. Во-вторых, используя такую память при штатной частоте системной шины 133 МГц, компьютер получает неплохую потенциальную возможность для разгона. Увеличивая частоту системной шины до 166 МГц (и тем самым увеличивая частоту процессора), мы можем быть уверены, что память будет стабильно работать, поскольку для нее частота не является завышенной. Память DDR400 с тактовой частотой системной шины 200 МГц также становится все более популярной, хотя далеко не все чипсеты поддерживают этот тип памяти в штатном режиме. Рекомендации по использованию этой памяти такие же, как и в случае DDR333. Эта память является довольно быстродействующей, вследствие чего ее использование при тактовых частотах 133 или 166 МГц позволяет, с одной стороны, безболезненно уменьшать времена задержек (уменьшать тай-минги), а с другой - разгонять процессор путем увеличения тактовой частоты системной шины.

    Память DDR-II

    Cтандарт DDR-II пока еще находится в стадии утверждения, и широкое распространение память DDR-II получит лишь в 2005 году. Если следовать терминологии DDR (Double Data Rate), то память DDR-II логично ее было бы назвать QDR (Quadra Data Rate), так как этот стандарт подразумевает в четыре раза большую скорость передачи: при пакетном режиме доступа данные передаются четыре раза за один такт. Несмотря на увеличение скорости передачи в четыре раза по сравнению с обычной SDR (Single Data Rate) SDRAM-памятью, базовые принципы остались прежними. Само ядро памяти работает на тех же тактовых частотах, что и ядро памяти SDR и DDR. Напомним, что для получения удвоенной скорости передачи в памяти DDR к синхронизирующему сигналу добавлялся инверсный,что позволяло считывать данные как по положительному, так и по отрицательному фронту тактирующего импульса и достигать удвоенной скорости передачи. Но каким же образом удается еще в два раза повысить скорость передачи по сравнению с DDR-памятью? Предположим, что у нас имеется не одно, а два совмещенных ядра DDR. Каждое такое ядро позволяет производить выборку двух битов данных за такт, но в сумме получается, что за один такт происходит передача уже четырех битов. В реальности, конечно, используется одно ядро, но выборка данных происходит уже с учетверенной скоростью. При этом само ядро, как и прежде, тактируется на частоте 100, 133 или 166 МГц. Для получения учетверенной скорости выборки данных, кроме основного и инверсного синхронизирующего сигнала, добавляются еще два сигнала (прямой и инверсный) - сдвинутые на полтакта относительно первого синхронизирующего сигнала. Для простоты вместо четырех тактирующих сигналов с синхронизацией по положительному фронту можно рассмотреть один виртуальный тактирующий сигнал с удвоенной частотой и синхронизацией по положительному и отрицательному фронтам. Этот метод получил название prefetch of 4 (предвыбор-ка 4). Биты, поступающие за каждый такт ядра памяти в буфер ввода-вывода, мультиплексируются по времени и затем, уже на учетверенной скорости, поступают на шину данных (см. рис. 2). Память DDR-II, как и DDR, использует архитектуру из четырех банков с такой же длиной строки (страницы), как и в памяти DDR. Минимальная длина пакета равна 4 (в памяти DDR минимальная длина пакета равна 2). Набор команд DDR-II совместим с набором команд DDR. Новые модули памяти DDR-II уже не будут совместимы по контактам с модулями DDR-памяти. Вместо 184-контактных модулей будут применяться 232-контактные модули. Кроме того, в них будет использоваться пониженное напряжение: 1,8 В против 2,5 В в модулях DDR. Учитывая, что поглощаемая мощность пропорциональна тактовой частоте, емкости памяти и квадрату напряжения, при прочих равных условиях снижение напряжения позволит почти вдвое снизить поглощаемую мощность. Говоря о планах выпуска памяти DDR-II, отметим, что стандартом будут предусмотрены типы памяти DDR400, DDR533 и DDR667, При этом может возникнуть путаница в отношении памяти DDR400. так как она уже выпускается (несмотря на отсутствие стандарта), но не в стандарте DDR-II. Если же исходить из стандарта DDR-II. то памяти DDR400 будет соответствовать частота FSB 100 МГц, памяти DDR533- частота 133 МГц и памяти DDR667 - частота 166 МГц. Соответственно пропускная способность DDR400 составит 3.2 Гбайт/с, DDR533- 4,2 Гбайт/с и DDR667 - 5,3 Гбайт/с.

    Память DDR-III

    Хотя память DDR-II пока еще не появилась на рынке, но уже сейчас начата работа над следующим стандартом- DDR-III. Частоты памяти DDR-III будут варьироваться от 800 до 1500 МГц, а энергопотребление будет снижено до 1,2 или 1,5 В. Увеличится и типичная емкость новых чипов DDR-III: предположительно для первых чипов она составит 4 Гбит.Окончательные спецификации DDR-III будут приняты JEDEC к концу 2005 года, примерно тогда же появятся первые образцы новых чипов, а массовое появление чипов DDR-III ожидается в 2007 году. Предполагается, что для снижения паразитных шумов при работе на высоких частотах в чипах DDR-III будут применяться сигнальная технология шунтирующих цепей SLT (Short-Loop Through), уже применяемая в некоторых чипах стандарта DDR-II и позволяющая исключить возникновение затуханий, возникающих при распространении сигнала от шины памяти к каждому модулю системы.

    В начале 2003 года основным видом памяти была память стандарта DDR333. Она использовалась как для систем с процессорами Intel (i845PE), так и для AMD-систем (KT400 / nForce II). Стоит отметить, что DDR333 не позволяла полностью раскрыть потенциал процессора Pentium4, архитектура которого оптимизирована под системы с большой пропускной способностью памяти. В первую очередь это отметили оверклокеры, которые использовали наиболее мощные материнские платы на чипсете i845PE с одновременной поддержкой делителей 5\4 и 4\3. Именно использование делителя 4\3 позволяло установить частоту памяти = 177Мгерц (это соответствует DDR354), что давала неплохую прибавку производительности. Однако, как такового, стандарта DDR354 не существовало. Точно также не существовало единого стандарта DDR400, хотя память с такой маркировкой выпускали многие компании (прежде всего дальновидный Samsung :). Особенно большим спросом такая память пользовалась среди оверклокеров, многие из которых разгоняли процессора P4 до умопомрачительных (по тем временам :) частот FSB = 180-190Мгерц. В результате уже в начале 2003 года появились первые, достаточно серьезные, аргументы в пользу высокоскоростной памяти, способной работать на частотах 240Мгерц и выше (DDR480). Однако максимумом того, что могли предложить производители на тот момент, это памяти DDR433 (217Мгерц). Отдельно отметим материнские платы на чипсетах SiS, которые позволяли использовать память DDR400 (а также еще целый ряд нестандартных частот) для процессоров с 133(533QP) Мгерцовой шиной. Чуть позже, на рынке появляются первые платы на двухканальном чипсете E7205 GraniteBay, и потребность в скоростной памяти резко снижается. Даже для самых удачных (с точки зрения разгона) процессоров было достаточно памяти DDR400. При этом пропускная способность шины памяти полностью соответствовала пропускной способности процессорной шины, что позволяло в полной мере ощутить преимущества архитектуры NetBurst. Период царствования чипсета GraniteBay был очень короткий: в конце весны Intel выпускает процессоры с новой частотой шины - 200(800QP)Мгерц. Для поддержки новых процессоров Intel выпускает целую гамму чипсетов 865 (i875P, i865PE, i865P и i848P), основным видом памяти которых был DDR400. Естественно, комитет JEDEC быстренько утверждает стандарт DDR400, и Intel начинает компанию по сертификации соответствующих модулей (это же делают и производители материнских плат). Все перечисленные чипсеты имеют двухканальный контроллер памяти, и обычным пользователям беспокоится совершенно не о чем: пропускной способности DDR400 (работающей в двухканальном режиме) достаточно для достижения максимума производительности. А вот оверклокеры начинают в панике хвататься за голову: новые процессоры демонстрируют чудеса разгона (до FSB=300Мгерц), но на рынке отсутствует память способная работать на столь высоких частотах. Однако производители памяти не сидели сложа руки, и вот уже летом-осенью этого года завалили пользователей анонсами о выходе памяти DDR450 и DDR500. Что касается владельцев систем на процессорах AMD, то проблема выбора "быстрой" памяти мучила их не столь сильно :). Во-первых архитектура процессоров Athlon XP такова, что увеличение пропускной способности памяти не приводит к существенному увеличению производительности. А во-вторых до 2003 года, основной платформой AMD систем были платы на чипсетах VIA KT333 и KT400. То есть, для наиболее производительного синхронного режима, памяти DDR333 было вполне достаточно. Что касается оверклокеров, то максимум на что они могли рассчитывать - это режим 200\200 (FSB\MEM), но в таком режиме стабильность систем на чипсетах VIA резко падала (прежде всего из-за повышенной частоты на PCI). Проблемы с режимом 200\200 испытали и первые владельцы плат на чипсете nVidia nForce II, однако их причина была скрыта в другом. Сам по себе чипсет nForce II положительно относится к оверклокингу: он имеет фиксированную частоту AGP\PCI и массу асинхронных режимов. Однако первые платы на nForce II имели неудачный дизайн, и основывались на "сырой" ревизии чипсета. Первое приводило к тому, что при использовании асинхронных режимов платы довольно часто выходили из строя (необходимо было восстанавливать биос). Вторая проблема скрывалась в чипсете - только очень редкие модели материнских плат обеспечивали стабильную работу в двухканальном синхронном режиме на частотах около 200Мгерц. Однако, вот уже несколько месяцев на рынке присутствует обновленная ревизия чипсета nForce II - 400 Ultra, которая обеспечивает стабильную работу на гораздо больших частотах (в интернете есть сведения о работе в Sync DC 240Мгерц и выше). Кроме того, на новых платах изменен код отвечающий за перепрошивку биоса при разгоне, что серьезно уменьшило вероятность выхода платы из строя. В результате потребность в скоростной памяти серьезно увеличилась, и теоретически, использование памяти DDR500 должно сделать возможным работу системы в режиме 250\250.

    Начну с того, что в подавляющем большинстве случаев более скоростная память может работать на меньших частотах. То есть, хоть я и устанавливаю модуль DDR400 (200Мгерц) на плату с чипсетом E7205, он в любом случае работает синхронно с процессорной шиной - 133Мгерц (как DDR266). Устанавливать быструю память можно по двум причинам: во-первых, она не будет мешать разгону, а во-вторых, есть возможность установить более низкие тайминги работы. И в том, и в другом случае мы получаем прибавку производительности. Естественно, могут быть и исключения: например, модуль Samsung DDR400 имел CAS по умолчанию = 3, а некоторые платы (например Iwill P4GB) не поддерживали такие модули. В результате система не стартовала.
    То что теплораспределители установлены заводским образом - это однозначно плюс. Поскольку, если посмотреть на обычный модуль памяти, то как правило, на нем есть наклейка с маркировкой, а также различные гарантийные стикеры. Поэтому если устанавливать радиаторы самому, то все наклейки придется снять; в результате на модуль памяти теряется гарантия. А если этого не сделать, то при повышении напряжения на памяти (Vmem) повышается и тепловыделение каждого чипа. И в том месте, на котором наклеена бумажка может возникнуть локальный перегрев и, как следствие возникнет ошибка доступа памяти, и все последующие проблемы - вплоть до зависания системы.
    Фактически высокоскоростная память типа DDR500 это сильно гипертрофированный вариант памяти, в которой для достижения стабильной работы на высоких частотах принесены в жертву все остальные полезные функции (такие как низкие тайминги, способность работать в асинхронном режиме, совместимость с материнскими платами). Поэтому покупать такую память нужно в твердом уме и в трезвой "памяти" (прошу прощения за тафтологию :), с обязательным манибэком и при достаточном финансовом благополучии (что бы не расстраиваться в случае неудачного разгона). Во всех остальных случаях, рекомендуется подобрать оверклокерскую память из серий DDR333 и DDR400. Кроме того, не нужно стесняться асинхронных режимов при работе с Intel системами. А что касается AMD систем, то по моему мнению наилучшим вариантом является синхронный режим 200\200 с минимальными таймингами (и дальнейшим разгоном с помощью увеличения множителя). На сегодняшний день развитие памяти DDR явно зашло в тупик. Наращивание рабочей частоты в ущерб остальным параметрам не прибавляет высокоскоростной памяти привлекательности. Выход из подобной ситуации возможен только при существенном снижении рабочих таймингов. Однако на это остается очень мало времени - в 2004 году начнется постепенный переход на оперативную память DDR-II, образцы которой уже имеют на руках ведущие фирмы-производители.

    В следующем выпуске я расскажу о выборе видекарты. Также будут ссылки на интересные на мой взгляд ресурсы в интернете по данному вопросу. Свои вопросы и пожелания обязательно присылайте мне по адресу, данному выше.
    Здесь интересная статья по памяти Rambus.
    Здесь информация по многим линейкам памяти(очень поможет с выбором).


    http://subscribe.ru/
    E-mail: ask@subscribe.ru
    Отписаться
    Убрать рекламу

    В избранное